PCI特別任務(wù)小組(PCI Special Interest Group)希望今年底前能通過(guò)針對(duì) PCIe 3.0 底層軟件的新版規(guī)范。該程序代碼將執(zhí)行在由 MIPI 聯(lián)盟(MIPI Alliance)定義的M-PHY實(shí)體層芯片上,為移動(dòng)裝置提供全新接口。
這兩大組織已于上周一(九月十日)簽署協(xié)議。PCI SIG將開(kāi)發(fā)針對(duì)M-PHY的下一代PCIe 4.0軟件。
“低功耗版本的PCI Express一直是我們追求的目標(biāo),因?yàn)槲覀兌贾溃嬲罅康南M(fèi)者和大量的需求在哪里,”P(pán)CI SIG主席 Al Yanes說(shuō)。
特別的是,PCI SIG將會(huì)定義其實(shí)體鏈接層軟件的變種,以便能執(zhí)行在M-PHY上。其程序代碼將可實(shí)現(xiàn)多個(gè)非對(duì)稱信道、動(dòng)態(tài)頻寬協(xié)調(diào),并大幅降低電磁干擾。
“我們?cè)O(shè)計(jì)讓移動(dòng)裝置更容易導(dǎo)入 PCI Express,”MIPI聯(lián)盟副主席Brian Carlson說(shuō)。
去夫,一位資深的 Marvell 公司工程經(jīng)理表示,希望用行動(dòng)互連來(lái)將他的應(yīng)用處理器連接到一個(gè)外部的 802.11ac 控制器。該連接必須能在1.8V供給電壓下達(dá)到1.1Gb/s速率、少于38milliwatts的功耗。
新的M-PHY結(jié)合了PCI Express,能滿足上述需求,Carlson說(shuō)。在2011年4月定義的M-PHY速率為1.25Gb/s,而2012年6月公布的新版本速率則達(dá)到2.9Gb/s;預(yù)計(jì)明年發(fā)布的第三版還將推升到5.8Gb/s。
該連接在銅線上支持30公分,在光纜上支持5公尺距離。PCIe 3.0本身支持高達(dá)8 GTransfers/second速度。
2012年,預(yù)估將有超過(guò)30億個(gè)采用MIPI接口的裝置出貨,Carlson說(shuō)。其中許多使用較舊型的D-PHY鏈接,執(zhí)行速度約500Mb/s,通常用于移動(dòng)顯示器和相機(jī)等。
而新的PCIe over M-PHY則能滿足動(dòng)態(tài)功耗、最大能量消耗等需求。PCI SIG今年6月針對(duì)PCIe 3.0發(fā)布新規(guī)范也滿足了英特爾在新一代處理器 Haswell 中納入的新閑置功耗技術(shù)要求。